# 6 Exception Programming

#### 내용

- Exceptions and Modes
- Register Organization
- Program Status Registers
- Exception Processing
- Exception Stacks
- Exception Vector
- 실습 프로그램: start.S, exception.c, handler.c

#### **Exceptions and Modes**

• ARM은 7가지 종류의 exception이 있고 이들 exception이 발생하면 processor는 해당되는 5개의 mode로 들어간다



 ARM은 위 5개 processor mode외에 user mode 및 system mode가 있다 (주: ARM은 총 7개의 processor mode가 있음)

#### Exceptions

- ① Reset exception: reset input에 의하여 발생되는 exception임. return에 대한 정의는 없음
- ② Undefined exception: 정의되지 않거나 허용되지 않은 instruction을 수행하면 발생하는 exception임
- ③ Software interrupt exception: 명령어 SWI 수행 시 발생하는 exception임. OS의 system call 구현에 사용
- ④ Prefetch abort exception: 명령어 fetch 시 해당 메모리 접근에 문 제가 있으면 발생하는 exception임. 명령어 BKPT 수행 시에도 발생 함
- ⑤ Data abort exception: load/store 명령어 수행 시 해당 메모리 접 근에 문제가 있으면 발생하는 exception임
- ⑥ IRQ: processor의 IRQ input을 assert하면 발생하는 exception임
- ⑦ FIQ: processor의 FIQ input을 assert하면 발생하는 exception임

#### **Processor Modes**

- ① User(usr): 일반 프로그램을 수행하는 모드
- ② FIQ(fiq): 고속 data transfer 혹은 channel process 용 모드
- ③ IRQ(irq): 일반 목적의 interrupt 처리용 모드
- ④ Supervisor(svc): OS 커널 수행을 위한 모드
- ⑤ Abort(abt): virtual memory 혹은 memory protection을 구현하기 위한 모드
- ⑥ Undefined(und): 정의되지 않은 명령어를 emulation하는 경우 사용되는 모드
- ⑦ system(sys): OS가 실행하는 task의 수행 모드

#### Processor Mode의 분류

- User mode: 응용 프로그램이 수행되는 mode로 protected system resource를 access할 수 없다
- Privileged mode: User mode가 아닌 나머지 6개 mode 를 privileged mode라고 하는데 이들 mode에서는 자유 롭게 system resource를 access할 수 있다
- Exception mode: Privileged mode 중 5개인 FIQ, IRQ, Supervisor, Abort, Undefined는 exception 발생 시 들어 가는 exception mode라고 한다 (주: 각 exception mode는 몇개의 추가적인 register를 가지고 있다)
- System mode: privilege를 가지는 특별한 user mode로 서 user mode에서 사용되는 같은 register를 사용한다

# Register Organization

|                                |      |                  |            | Modes    |           |            |               |  |
|--------------------------------|------|------------------|------------|----------|-----------|------------|---------------|--|
|                                |      | Privileged modes |            |          |           |            |               |  |
|                                |      | Exception modes  |            |          |           |            |               |  |
|                                | User | System           | Supervisor | Abort    | Undefined | Interrupt  | Fast interrup |  |
|                                | R0   | R0               | R0         | R0       | R0        | R0         | R0            |  |
|                                | R1   | R1               | R1         | R1       | R1        | R1         | R1            |  |
|                                | R2   | R2               | R2         | R2       | R2        | R2         | R2            |  |
| General-purpose registers<br>∫ | R3   | R3               | R3         | R3       | R3        | R3         | R3            |  |
| ste                            | R4   | R4               | R4         | R4       | R4        | R4         | R4            |  |
| <u>6</u>                       | R5   | R5               | R5         | R5       | R5        | R5         | R5            |  |
| Φ                              | R6   | R6               | R6         | R6       | R6        | R6         | R6            |  |
| 080                            | R7   | R7               | R7         | R7       | R7        | R7         | R7            |  |
| <u>d</u>                       | R8   | R8               | R8         | R8       | R8        | R8         | R8_fiq        |  |
| <u></u> 수                      | R9   | R9               | R9         | R9       | R9        | R9         | R9_fiq        |  |
| <u>ल</u> ं                     | R10  | R10              | R10        | R10      | R10       | R10        | R10_fiq       |  |
| De                             | R11  | R11              | R11        | R11      | R11       | R11        | R11_fiq       |  |
| O C                            | R12  | R12              | R12        | R12      | R12       | R12        | R12_fiq       |  |
|                                | R13  | R13              | R13_svc    | R13_abt  | R13_und   | R13_irq    | R13_fiq       |  |
|                                | R14  | R14              | R14_svc    | R14_abt  | R14_und   | R14_irq    | R14_fiq       |  |
|                                | PC   | PC               | PC         | PC       | PC        | PC         | PC            |  |
|                                | CPSR | CPSR             | CPSR       | CPSR     | CPSR      | CPSR       | CPSR          |  |
|                                |      |                  | SPSR_svc   | SPSR_abt | SPSR_und  | : SPSR_irq | SPSR_fiq      |  |

Program status registers

# Program Status Registers

- CPSR(Current Program Status Register)는 모든 processor mode에서 같은 register를 사용한다 (1개)
- 각 exception mode마다 exception 발생 시 CPSR을 저장하는 SPSR(Saved Program Status Register)가 하나씩 있다 (5개)
- CPSR에서 processor mode는 M[4:0]이 표시함



Program status register 모습

# CPSR의 Mode Bits

| M[4:0]  | Mode       |  |
|---------|------------|--|
| 0b10000 | User       |  |
| 0b10001 | FIQ        |  |
| 0b10010 | IRQ        |  |
| 0b10011 | Supervisor |  |
| 0b10111 | Abort      |  |
| 0b11011 | Undefined  |  |
| 0b11111 | System     |  |

# **Exception Processing**

- Exception이 발생하면 ARM core는 아래를 실행한다
  - ① R14\_<exception\_mode> = return address (exception마다 다름)
  - ② SPSR\_<exception\_mode> = CPSR
  - $\bigcirc$  CPSR[4:0] = exception mode number
  - ④ 각 exception에 따라 IRQ 혹은 FIQ를 disable
  - ⑤ PC = exception vector address (아래 표)

| Exceptions                   | Processor modes              | Exception vector addresses |  |
|------------------------------|------------------------------|----------------------------|--|
| Reset                        | Supervisor                   | 0x0000000                  |  |
| Undefined instruction        | Undefined                    | 0x0000004                  |  |
| Software interrupt (SWI)     | Supervisor                   | 0x00000008                 |  |
| Prefetch abort               | Abort                        | 0x000000c                  |  |
| Data abort                   | Abort                        | 0x0000010                  |  |
| -                            | -                            | 0x0000014                  |  |
| Interrupt request (IRQ)      | Interrupt request (IRQ)      | 0x0000018                  |  |
| Fast Interrupt request (FIQ) | Fast interrupt request (FIQ) | 0x000001c                  |  |

#### Return Addresses

• 각 exception 마다 R14\_<exception\_mode>에 저장되는 return address는 아래와 같다

| Exceptions                   | R14_ <exception_mode> 저장되는 address</exception_mode> |  |  |
|------------------------------|-----------------------------------------------------|--|--|
| Reset                        | 정의되지 않음                                             |  |  |
| Undefined instruction        | Undefined instruction의 주소 + 4                       |  |  |
| Software interrupt (SWI)     | SWI instruction의 주소 + 4                             |  |  |
| Prefetch abort               | Aborted된 instruction의 주소 + 4                        |  |  |
| Data abort                   | Aborted된 instruction의 주소 + 8                        |  |  |
| Interrupt request (IRQ)      | 다음 수행할 instruction의 주소 + 4                          |  |  |
| Fast Interrupt request (FIQ) | 다음 수행할 instruction의 주소 + 4                          |  |  |

#### Interrupt Disable

- Exception이 발생하면 아래 표와 같이 exception에 따라 CPSR의 I bit 혹은 F bit이 set되어 IRQ 혹은 FIQ가 disable된다
- 여러 exception이 동시에 발생되면 아래 표의 exception priority에 따라 최종 exception이 결정된다

| Exceptions             | Priority | I bit | F bit |
|------------------------|----------|-------|-------|
| Reset                  | 1        | 1     | 1     |
| Data Abort             | 2        | 1     |       |
| Fast Interrupt Request | 3        | 1     | 1     |
| Interrupt Request      | 4        | 1     |       |
| Prefetch Abort         | 5        | 1     |       |
| Software Interrupt     | 6        | 1     |       |
| Undefined Instruction  | 6        | 1     |       |

### **Exception Stacks**

각 exception mode는 각각 독자적인 stack pointer
(=R13\_\( \)(exception\_mode\( \))를 가지고 있다. 각 mode의 stack의 위치
및 크기는 잘 design되어야 한다 (아래는 BeagleBone에서의 보기)



#### Exception Stack Setup

reset 후 supervisor mode로 시 작되기 때문에 초기에 sp(=r13) | 을 설정하면 된다

```
Idr sp, _svc_stack
_svc_stack:
 .word 0x82000000-0x5000
```

Supervisor mode stack: ARM은 • 타 mode stack: CPSR의 M[4:0] 를 수정하여 processor mode를 원하는 mode로 변경한 후 sp(=r13)을 설정한다

```
mrs r4, cpsr
 bic r5, r4, #0x1f
 orr r5, r5, #0x1b
 msr cpsr, r5
 Idr sp, _undefined_stack
_undefined_stack:
 .word 0x82000000-0x3000
```

# **Exception Vector**

• 일반적으로 exception vector에는 아래와 같은 instruction을 가지고 있어서 exception이 발생되면 해당 exception에 해당하는 프로그램으로 jump한다

```
b address
Idr pc, saved_address
mov pc, #immediate
```

### Exception Vector 보기

```
.align 5
                                    undefined instruction:
                                      .word undefined instruction
                                    _software_interrupt:
new_vector_base:
                                      .word software_interrupt
  ldr pc, reset
  Idr pc, _undefined_instruction
                                    prefetch abort:
  Idr pc, software interrupt
                                      .word prefetch abort
  Idr pc, prefetch abort
                                    _data_abort:
  Idr pc, _data_abort
                                      .word data abort
  ldr pc, _not_used
                                    _not_used:
  ldr pc, _irq
                                      . word _not_used
  ldr pc, fiq
                                    irq:
                                      .word irq
                                    fiq:
reset:
  .word reset
                                      .word fig
```

### Vector Base Address Register

- ARMv7는 exception vector의 시작 주소를 정의하는 vector base address register(VBAR)가 coprocessor 15 register 12에 있다
- 이 register를 read/write하는 명령어는 아래와 같다

```
mrc p15, #0, <Rt>, c12, c0, #0 // read mcr p15, #0, <Rt>, c12, c0, #0 // write
```

참고: 이 register는 bit[4:0]이 0이기 때문에 vector base address는 2<sup>5</sup>으로 align되어야 한다 (. a lign 5)

#### 실습 프로그램

- start.S: 각종 초기화 후 C 언어 함수 main()을 call하는 부분과 exception vector를 통하여 C 언어로 작성된 exception handler 함수들을 call하는 부분으로 구성된다
- exception.c: 다양한 exception을 시험하기 위하여 의도적으로 exception을 발생시키는 함수 main()으로 구성된다
- handler.c: C 언어로 작성된 exception handler 함수들로 구성된다

### start.S - 함수 main() 부름

- ① 레지스터 Ir을 u-boot의 stack(=sp\_svc임)에 push한다
- ② u-boot의 sp를 변수 \_saved\_sp에 저장한다
- ③ 현재 VBAR 값을 변수 \_saved\_vector\_base\_register에 저장하고 새로운 vector 주소를 VBAR에 저장한다
- ④ 각 모드(fiq, irq, abt, und, usr, svc)의 stack pointer를 (0x82000000-0x?)로 설정한다
- ⑤ bss section을 0으로 초기화한다
- ⑥ C 언어 함수 main()을 call한다
- ⑦ 변수 \_saved\_vector\_base\_register로부터 VBAR을 복구한다
- ⑧ 변수 \_saved\_sp로부터 sp를 복구한다
- ⑨ pc를 u-boot의 stack에서 pop하여 얻은 값으로 수정한다

# start.S - Exception Handler 부름

```
.align 5
new vector base:
                                  // exception vector
  Idr pc, reset
  ldr pc, undefined instruction
_undefined_instruction:
  .word undefined instruction
undefined instruction:
  stmfd sp!, \{r0-r12, lr\}
                                  // r0-r12, Ir을 stack에 저장
                                  // r0=sp (첫째 인수 unsigned int *sp)
 mov r0, sp
                                  // r1=spsr (둘째 인수 unsigned int spsr)
 mrs r1, spsr
  bl handle_undefined_instruction // call C handler
  Idmfd sp!, {r0-r12, pc}^ // r0-r12, pc, cpsr를 복구
```

# exception.c - 함수 main()

```
int main(int argc, char *argv[])
 char input[80];
 for (;;) {
   UART printf("=======\n"):
   UART printf("Exceptions (%s mode)\n", get_current_mode());
   UART printf("========\n");
   UART_printf("1. Undefined instruction\n");
   UART_printf("2. Software interrupt\n");
   UART printf("3. Prefetch abort\n");
   UART_printf("4. Data abort\n");
   UART printf("5. Quit\n");
   UART_printf("Select one: ");
```

# handler.c - Exception Handlers

```
void handle undefined instruction (unsigned int *sp,
  unsigned int spsr)
  unsigned int pc, instruction;
  UART printf("Undefined instruction: mode=%s,
  pc=\%8x, *pc=\%8x\n", get current mode(), pc,
  instruction);
```

#### 참고 문헌

- 1. ARM Limited, ARM® Architecture Reference Manual, ARM DDI 0100I, July 2005. (Chapter A2.6)
- 2. ARM Limited, ARM® Architecture Reference Manual ARM®v7-A and ARM®v7-R Edition, ARM DDI 0406B, July 2009. (Chapter B1.6)